产品中心您当前的位置:首页 > 产品中心 > 逻辑分析仪/总线协议测试 > I²C、I²S、SPI总线协议 > LAP-C(322000)总线测试协议解码分析仪

基础信息Product information

产品名称:LAP-C(322000)总线测试协议解码分析仪

产品型号:

更新时间:2024-01-31

产品简介:

专业为中国区用户提供LAP-C(322000)总线测试协议解码分析仪仪器设备、测试方案、技术培训、维修服务,为上海华东地区一家以技术为导向的仪器设备综合服务商。

产品特性Product characteristics

      专业仪器设备与测试方案供应商——上海坚融实业有限公司JETYOO INDUSTRIAL & 坚友(上海)测量仪器有限公司JETYOO INSTRUMENTS,由坚JET和 融YOO两位技术工程师于2011年共同创立。志在破旧立新!*仪器设备测试行业代理经销商只专业做商务销售,不专业做售前仪器设备选型配置/测试方案系统搭建,不专业做售后使用培训/维修保养的空白。我们的技术销售工程师均为本科以上学历,且均有10年以上测试行业工作经验,专业为中国区用户提供仪器设备、测试方案、技术培训、维修服务,为上海华东地区一家以技术为导向的仪器设备综合服务商。

 

LAP-C(322000)总线测试协议解码分析仪=逻辑分析仪+总线分析器+逻辑笔+计频器
支持多家示波器堆叠以进行混合信号测量
高贵典雅的雪白色质感,搭配迷你小机身,方便工程师外出携带。
拥有堆叠功能,让您扩充测量信道及内存深度。(仅322000支持)
示波器堆叠功能,同步将状态信号输出,让逻辑分析仪可搭配示波器堆叠使用,数位/模拟信号同时满足。
超过一百多种总线协定分析模块,且提供客制化的开发服务。

Logic Cube产品规格REACH

Logic Cube标准配备混合信号示波器模组(DSO)(选购)
即时数码&类比混合信号
测量&封包解码三合一
开发产品的*工具USB 2.0
Protocol Analyzer Module
USB 2.0协定分析模组(选购)

新增定位条

软件预设提供A bar及B bar两组定位条,透过定位条可测量封包数据之间的时序关系,若需标记的定位点超过两点以上,则可透过新增定位条功能增加多组定位条,可新增至128组定位条。

总线封包列表

软件透过总线译码模块可将各种列表协定中的封包状态进行解析显示。为能够更方便的进行列表协定信号分析,可再搭配使用总线封包列表,将庞大的封包数据以树状直列方式显示于列表中,让工程师更快速的分析各个封包状态前后关系。

数据对比

利用数据对比功能可将两个LA存盘进行波形比对(环境参数需*),软件会自动将两笔存盘内波形差异点以橘红色引号来标示,并在LOG视窗中统计出两次存盘的比较状况。

内存分析

将总线译码模块所解析后的封包数据模拟内存中常见的memory map来进行显示。以EEPROM而言可以清楚了解到内存内各位址的读写状态,加速掌握内存动作行为。

数据统计

可让使用者信道将该信道中的正周期数、负周期数、完整周期数或是设定时间周期以检视信道内是否有超出条件。若侦测到信号周期超出设定条件时,软件会以红色字体标示该信道。


图像解析
图像解析功能主要是搭配显示类别的总线模块而设计,当使用者撷取到图像数位信号后,透过图像解析功能可再把当下的图像信号还原成图片,借此帮助使用者进行验证。

 

LAP-C(322000)总线测试协议解码分析仪产品规格

取样频率

内部(时序)(异步) 100Hz~200MHz

外部(状态)(同步) 100MHz

 

待测信号

频宽 75MHz

触发电压范围 -6V~+6V

触发电压分辨率 ±0.1V

 

内存

内存容量 64Mbits

每信道内存深度 2Mbits (Max 512Mbits for compression)

 

触发

触发方式 Pattern/Edge

通道 16 CH

延后触发 YES

触发阶层 1 Level

触发计数 1~65535

支持

Channel mode: LAP-C(322000) + LAP-C(322000) => Channel = 62CH, Memory = 2Mbits

Memory mode: LAP-C(32128) + LAP-C(32128) => Channel = 31CH, Memory = 256Kbits

Double模式支持通道: 16通道

内存容量: 4M

 

性能特点

信号滤波延迟             

孕龙科技推出了信号滤波延迟技术,信号滤波功能可以将讯号进行条件式的撷取,如下图所述,将A1通道设定滤波条件为高准位,透过上下并列窗口的比较可明显看出两者间的差异,而信号滤波延迟则是能够将信号滤波的条件更加灵活化,使用者可自行设定过滤的时间状态。
For Example:客户端有一组DUT出现Bug,Bug的内容是当程序读取的时候可能会出现读取错误的情况,此时就可以利用信号滤波延迟进行条件式的撷取,藉此进行Bug分析 (读取状态为0X5A、读取命令周期为10us)透过信号滤波延迟功能,逻辑分析仪就可以只针对当0X5A的数值出现后仅撷取命令时间10us,进而分析Bug的发生问题。

 

触发次数计算
孕龙逻辑分析仪加入了触发次数计算(Trigger Counter)的技术,Trigger Counter,的功能是将有一个以上符合触发值的被测信号,使用者可决定触发点是要在第几个符合触发设定的位置进行触发,
第yi次碰到触发的设定状态时就触发Trigger Counter就要设定为1(预设),第三次碰到触发的设定状态时才触发Trigger Counter就要设定为3,依此类推。

内存分析        
孕龙逻辑分析仪加入了内存分析功能(Memory Analyzer),针对总线中有使用ADDRESS的类别,如IIC、HDQ、3-WIRE、PM、SM、IIC(EEPROM 24LX)…等等,能够将总线中的ADDRESS、READ/WRITE、DATA状态记录于内存分析表中,让使用者进行总线分析时也能够针对ADDRESS、READ/WRITE、DATA加以记录分析。

触发分页技术             
孕龙逻辑分析仪加入了触发分页(Trigger Page)的技术,Trigger Page简单的说就是将连续又漫长的讯号数据分页。
以目前所设定的内存长度为一页,触发点的所在即为第yi页,分析完第yi页的数据后,只要被测物的数据每一次都是相同的,且触发状态设定不变,就可以将Trigger Page设为2再重新启动逻辑分析仪,待逻辑分析仪停止撷取数据且完成显示时,波形显示区内的内容即为第二页的数据,第二页的数据就是紧接着第yi页结束后的数据。

For Example:设定记忆深度为32K、取样率为200MHz,设定触发分页为1,所撷取讯号的结束点为147.465us,而数据为0X47的前半段,再以相同记忆深度与取样率进行撷取,设定触发分页为2时,所撷取讯号开始点为触发分页1时的结束点147.465us,此时可看见资料0X47的后半段。

总线协议分析实例 – IIS总线协议分析译码
孕龙科技的I2S总线分析模块,可帮助使用者进行I2S总线分析,透过译码模块可将讯号中的Data-L及Data-R数值直接显示于屏幕上,孕龙科技IIS总线分析模块可依照待测I2S讯号格式让使用者选择Data bit长度为16、20、24、32 bits,方便使用者面对各种不同的I2S讯号均能顺利分析。

具有外部按钮执行逻辑分析仪取样功能
在孕龙逻辑分析仪的硬件上,有一个START的按钮,当逻辑分析仪软件在开启的状态,可利用此按钮来让逻辑分析仪执行取样的动作。此按钮能让您更快速的操作逻辑分析仪取得被测物的资料。

压缩技术             
孕龙科技推出波行压缩技术,可以在不增加内存的状况下获取更长的波形资料。For Example:设定内存深度为1M,取样率为50MHz。未开启压缩功能时仅可撷取20.972ms,若开启压缩功能后,以同样记忆深度为1M,取样率为50MHz进行取样,则可以将波形时间增加至3.999s,大大的提升了撷取数据量。

留言框

  • 产品:

  • 您的单位:

  • 您的姓名:

  • 联系电话:

  • 常用邮箱:

  • 省份:

  • 详细地址:

  • 补充说明:

  • 验证码:

    请输入计算结果(填写阿拉伯数字),如:三加四=7

上一篇:LAP-C162000I2C总线测试协议解码分析仪

下一篇:孕龙ZEROPLUS LAP-F1404M逻辑分析仪